时间:2016-01-21 来源:
差分钟振是指输出差分信号使用2种相位彼此完全相反的信号,从而消除了共模噪声,并产生一个更高性能的系统。许多高性能的协议使用差分信号,如SATA,SAS,光纤通信,10G以太网等等。为了满足市场上对高端有源晶体的需求,SJK研发并量产了差分钟振。
差分钟振一般是为FPGA或CPLD提供稳定时钟信号的,由于FPGA或CPLD价格都比较昂贵,所以选择一款稳定的差分钟振十分必要。
目前市场主流差分钟振都是6脚贴片封装,常见的尺寸有7050和5032,当然SJK还可以提供更小的3225,2016封装。
7050钟振 5032钟振 3225钟振
那么6脚贴片的一定是差分钟振吗?显然是不一定,因为压控晶振也是6脚。差分钟振的另一特征是输出信号模式,目前常用的信号模式有两种:LVDS、LVPECL。所以在差分钟振选型或采购时首先要问下输出信号模式。
除了输出信号模式之外,剩下的参数就和普通有源晶振差不多了。首先要确认好频率,然后是电压,封装体积,工作温度以及频率稳定度(精度ppm)。
以上所说的是根据设计所需参数而选择差分钟振的几个注意点。除了差分钟振本身的性能和参数之外,另一个问题不得不考虑--货期。由于差分钟振和普通单端晶振相比用量相对较少,甚至有些情况下连整包装都拿不了,这样就导致了许多供应商很少大量备货差分钟振,需要提前制定采购计划。而这些问题在SJK可编程晶振之前,确实是个令人烦恼的事情。但是现在,客户只需要提供需要的差分钟振参数,我们借助SJK可编程方案在24小时内就能为客户赶制出前期需要的数量,方便至极。